RECRUIT DIRECT SCOUT リクルートダイレクトスカウト PRODUCED BY RECRUIT
RECRUIT DIRECT SCOUT リクルートダイレクトスカウト PRODUCED BY RECRUIT
企業ダイレクト

A★大船【CMOSデバイス開発エンジニア(TCAD活用・物理モデル設計)】週1在宅

550~1210

キオクシア株式会社

神奈川県横浜市栄区

職務内容

職種

  • 半導体デバイス設計

仕事内容

CMOSデバイスの設計効率と性能向上を両立する技術開発を強化しています。その一環として、TCAD(Technology CAD)を活用したデバイス開発の高度化・効率化を推進しており、今回新たなTCAD技術者を募集します。 【具体的な仕事内容】 ■プロセス工程やデバイス動作の解析に必要な物理モデルの開発 ■実デバイス特性を再現するためのTCADモデルのキャリブレーション ■TCADを用いたCMOSデバイスの動作解析およびプロセス条件の最適化 ■AI・機械学習技術と連携したデバイス開発の効率化・最適化 ■開発チームとの連携による短TATでの設計検証・技術フィードバック

求める能力・経験

【必須要件】■半導体デバイスの動作原理やプロセス技術に関する基礎知識をお持ちの方■TCADツールの使用経験、またはTCADを用いたデバイス開発への強い意欲 をお持ちの方 【キオクシア社について】キオクシアは国内最大級の半導体デバイスメーカーとして、最新のデジタル技術やAI市場に不可欠な製品を世に送り出しており、特にNAND型3Dメモリ向けCMOS技術開発において業界をリードする技術力を有しています。独自のプロセス技術と高度な材料評価技術を融合させることで、微細化に伴う課題を克服し、安定した量産技術の確立に成功しています。

学歴

高専、大学、大学院

勤務条件

雇用形態

正社員(期間の定め: 無)

契約期間

更新:無

試用期間

有 2ヶ月(試用期間中の勤務条件:変更無し)

給与

550万円~1,210万円 月給制 月給 271,000円~684,000円 月給¥271,000~684,000 基本給¥209,000~684,000を含む/月 ※最大年収は通常の提示金額の範囲を示したものです。 個別事情により変動する場合があります。

通勤手当

会社規定に基づき支給

勤務時間

07時間45分 休憩60分

標準就業時間:8時30分~17時15分 コアタイムは各事業場の代表的な時間を記載(一部異なる部門が有り)

フレックスタイム制

有 コアタイム 有 (コアタイム:有 11:00~13:30)

残業

有 平均残業時間:30時間

残業手当

有 時間に応じて支給

休日・休暇

年間125日 内訳:完全週休二日制、土曜 日曜 祝日

有給休暇

入社直後5日 入社月により異なり5~18日 入社時から適用

その他

その他(制度・福利厚生備考欄に記載)

社会保険

雇用保険 健康保険 労災保険 厚生年金

備考

【職場環境】 ・平均残業時間:月25時間程度 月末・期末には多少の残業が発生しますが、それ以外の期間は比較的メリハリをつけて業務を進めることができます。 ・在宅勤務:週3日程度(業務状況による) 業務の都合に応じて勤務中の中断が必要な場合や、定時後の時間を効率的に活用したい場合などには、在宅勤務を柔軟に活用いただいています。 ・ベテランから若手まで多様な年齢層が活躍している職場です。チームの一員として、互いに学び合いながら成長できます。 フレキシブルタイム補足:(始業) 5:30~11:00、(終業)13:45~23:15

勤務地

配属先

(雇入れ直後)上記の通り (変更の範囲)その他会社が指示する業務

転勤

当面無 開発拠点・製造拠点などへの転勤可能性があります

横浜テクノロジーキャンパス

住所

神奈川県横浜市栄区

喫煙環境

敷地内禁煙(屋内喫煙可能場所あり)

備考

(変更の範囲)会社が指定する場所※配置転換や転勤・出向などの人事異動等により、就業場所を変更することがある。

制度・福利厚生

制度

在宅勤務(全従業員利用可) リモートワーク可(全従業員利用可)

その他

寮・社宅

有 寮・社宅:会社規定に基づき提供 住宅手当:会社規定に基づき提供

退職金

その他制度

昇給年1回、賞与年2回(7月、12月)

制度備考

■フレックスタイム制 ■在宅勤務(在宅勤務は事業所・部門ルールによる) ■在宅勤務手当 ■住宅費補助 ■財形貯蓄制度、企業年金制度等 ■時間外勤務手当 ■カフェテリアプラン ■次世代育成手当(18歳未満の扶養対象児童一人あたり1万5000円/月) ■休暇について:祝日、GW、夏季、年末年始、有給、育児休暇、介護休暇、赴任休暇等 ※管理監督者の場合:フレックスタイム制、次世代育成手当、住宅費補助、時間外勤務手当は対象外 【入社後の教育/OJT 一例】 ■キャリア入社者用技術教育プログラム(フラッシュメモリ技術SSD技術等の各技術分野の講座) ■新人向けの横断教育プロジェクト(研究論文の読解会) ■部門内チームミーティングでの勉強会 ■装置メーカー、パーツメーカーによる勉強会 ■他工場の見学 など

最終更新日: 

条件の近いおすすめ求人

  • エージェント求人

    S-S:アナログ回路設計

    600~1000

    • CMOSイメージセンサ
    • センサ
    • アナログ回路設計
    • システム開発
    • 半導体
    • 検証
    • アナログIC
    • アナログICデバイス設計
    • LSIアナログ
    • LSIアナログデバイス設計
    • デジタルアナログ混載回路設計
    • デジタルアナログ混載
    【社名非公開】 超大手電機メーカーの半導体設計子会社(CMOSイメージセンサー世界No.1企業)神奈川県厚木市, 東京都品川区, 福岡県福岡市
    もっと見る

    仕事内容

    ■職種名:アナログ設計・検証エンジニア ■求人企業名:【社名非公開】 超大手電機メーカーの半導体設計子会社(CMOSイメージセンサー世界No.1企業) ■仕事内容: 数年前から過去最高益更新の原動力となり、このご企業の大復活のトリガーとなったのが、今回担当して頂くCMOSイメージセンサ・ビジネスです。純利益は1兆円を突破し絶好調です。 これからも様々な分野で使われるCMOSイメージセンサは、このご企業のキーである事は変わりません。 益々の発展の為にも、是非、貴方のお力を貸して頂けますと幸いです。 【仕事内容】 CMOSイメージセンサのアナログ設計開発業務が中心で、設計後は測定及び評価を行い最終顧客に商品を届けるまでの領域をカバーして頂きます。 ・顧客からの要求仕様に対して、どう設計仕様に落とし込めるのか、設計検討段階からさまざまな課題を解決しながら開発を進めています。 ・単なるアナログ設計ではなく、センサー内部のアーキテクチャと顧客のカメラシステムのアーキテクチャの両面でどうあるべきかエンジニア同士で議論しながら開発しています。 ・若手からベテランまで揃っている活気がある職場です。 【具体的な業務内容】 下記の2つの職種の内、いずれかを担当して頂きます。 ◆アナログ回路設計業務 ・設計仕様策定、回路設計/検証(AD/DA、電圧発生回路、メモリ回路等、アナログ信号処理回路)、評価、新規回路方式、アーキテクチャ開発業務になります。 ・設計後は測定及び評価チームと協業すると共に、自社工場があるので試作立ち上げのサポートも行います。 ・数名~10名程度のチームを作って要求仕様から設計仕様に落とし込み、決められたスケジュール内でチームで業務を推進します。 ・一方で長期スパンでは次世代CMOSイメージセンサの開発検討も行います。 ◆高速シリアルI/Fシステム開発及び高速シリアルI/Fアナログ設計業務。 ・新規高速シリアルI/F回路の企画構想、デバイス仕様検討、アナログ回路/レイアウト設計、検証、評価を行います。 ・それに必要な多くの関連部署(セット、 プロセスエンジニア、製造部署、etc.)と連携してデバイス開発を推進頂きます。

    求める能力・経験

    ■必要とされる経験とスキル ◎ 必須スキル ・半導体のアナログ回路の設計・検証業務を経験されている方。 ・又は、高速シリアルインターフェースシステムの設計業務を経験されている方。  ※半導体の種類は問いません。 ・語学力:業務に関する英語のドキュメントを読んで理解できる方。 ◎ あれば尚可のスキル ・ロジック回路設計経験、又は、その基礎知識 ・韓国語・中国語のドキュメントを読んで理解できる方。 *詳細は、是非お問合せ下さい!

    事業内容

    -

  • エージェント求人

    【転勤無し/横浜】技術営業職(FAE)▼UMCグループ▼◎年間休日126日

    600~1000

    ユナイテッド・セミコンダクター・ジャパン株式会社神奈川県横浜市
    もっと見る

    仕事内容

    ―――――――――――――― ◆◇◆勤務先・募集職種◆◇◆ ―――――――――――――― <募集ポジション> ▼技術営業職(FAE) <勤務地> ▼本社:神奈川県横浜市神奈川区金港町3-1 コンカード横浜13F ┗受動喫煙対策:屋内全面禁煙 ―――――――――― ◆◇◆業務内容◆◇◆ ―――――――――― 【仕事の概要】 ・UMC/USJC 戦略技術の理解、顧客への最適技術提案 ・製品設計に必要な技術サポート ・新規製品テープアウトまでの技術サポートと管理 ・顧客事業計画遂行に必要な技術サポートと管理 等

    求める能力・経験

    <マッチする方> 【必須】 ・半導体設計/プロセス/デバイス技術経験者 ・TOEIC600点以上 ※英語でのプレゼンテーション可能レベル ・台湾関連部門との調整・交渉できる英語力 【求める経験】 ・Accountability を発揮して、部門を超えた関係者を巻き込んで仕事を進めることができる方 ・積極的に新規案件を獲得する主体的な思考や行動ができる方 ・環境変化に強く、適応力が高い方

    事業内容

    USJCは、台湾にあるUMC (ファウンドリ専業 世界第3位) の一員であり、日本発のファウンドリとして半導体製造受託サービスを提供しています。 日本国内最大級の300㎜ウェーハ Logic LSI工場を有し、38,400枚/月のウェハーを製造しています。

  • エージェント求人

    USJ:メモリーIP開発エンジニア&マネージャー

    500~1000

    • メモリ
    • 半導体
    • 開発
    • DRAM回路設計
    • DRAM
    • DRAMレイアウト設計
    • メモリデバイス設計
    • NAND型フラッシュ回路設計
    • NANDフラッシュレイアウト設...
    • NOR型フラッシュメモリ回路設...
    • NORフラッシュメモリレイアウ...
    • NANDフラッシュ
    • NORフラッシュメモリ
    • デジタル回路設計
    • アナログ回路設計
    • アナログICデバイス設計
    • アナログIC
    ユナイテッド・セミコンダクター・ジャパン株式会社神奈川県横浜市, 三重県桑名市
    もっと見る

    仕事内容

    ■募集企業:ユナイテッド・セミコンダクター・ジャパン株式会社(USJC)  世界トップクラスの半導体ファウンドリーメーカー、台湾UMCの日本子会社 ■募集職種 ・メモリIP開発エンジニア(一般職) ・メモリIP開発エンジニア(プロジェクトマネージャー/課長職) ■業務内容 【一般職】 ・不揮発性メモリIPの開発・設計(回路設計/レイアウト設計) ・メモリセル・メモリコア・周辺回路の回路設計(アナログ/デジタル) ・トランジスタレベルのマニュアルレイアウト設計 【管理職】 ・不揮発性メモリIP開発プロジェクトの統括・管理 ・設計・レイアウト・評価・不良解析チームの運用・管理 ・ライブラリ開発(タイミングモデル)の管理

    求める能力・経験

    ■応募資格 【共通】 ・高専卒以上 ・不揮発性メモリの開発経験 ・英語ドキュメントの読解、資料作成、英語でのミーティング対応力 【一般職(Must)】 ・トランジスタレベルの回路設計経験(Cadence schematic editor/Synopsys HSpice等) ・トランジスタレベルのマニュアルレイアウト経験(Cadence Virtuoso/Siemens Calibre等) 【管理職(Must)】 ・不揮発性メモリの設計および評価の実務経験 ・プロジェクトマネジメント経験 【歓迎(Want)】 ・アナログ/デジタル回路設計経験 ・評価・試験経験(管理職) ■求める人物像 ・チームや関連部門と円滑にコミュニケーションできる方 ・計画通りに業務を遂行できる方 ・新しい技術の習得に前向きな方 ・管理職は、プロジェクト推進力と問題解決力が求められます

    事業内容

    -

  • エージェント求人

    【藤沢市勤務】半導体デバイスプロダクトエンジニア

    700~1200

    • 開発
    • 製品開発
    • メモリ
    • テスト
    • 半導体
    • テスト設計
    • NANDフラッシュ
    サンディスク合同会社神奈川県藤沢市
    もっと見る

    仕事内容

    【仕事概要】 ・世界最先端3D NANDフラッシュメモリの製品・技術開発を担当頂きます。 ・主に三重県内の開発ラインで作られた半導体ウェハのメモリセル、およびそれを駆動する周辺回路やトランジスタを電気的に測定・解析し、プロセス開発、製品の性能・信頼性向上のための技術開発を行うポジションです。 ・国内、海外他拠点を含むプロセス、テスト、設計等のチームとも仕事を分担して、共同で開発を行います。 ■具体的には(業務一例) - DPPM改善のためのスクリーニング・テストの開発 - 不良モード・モデル推察のための電気解析 - 不良の共通項を見つけるためのデータ解析 - DPPM評価用プログラムの作成・デバッグ 等 ■同社で半導体エンジニアとして働く魅力 ・本社がカリフォルニアシリコンバレーにあるため、世界の半導体に関する最先端の情報を、いち早く入手し、開発に生かすことができます。最先端の技術を活用し、時代をリードする最先端の製品開発を行うことが可能です。 ・比較的業務の幅、裁量が広く、技術の提案等を行うことができます。狭い範囲の決められた仕事をこなすのではないため、技術者としてのレベルアップを図りやすい環境が整っています。 ■勤務地詳細  神奈川県藤沢市の同社藤沢分室 (湘南台駅 バス10分)  自動車通勤も可能です。(ガソリン代/高速代支給)

    求める能力・経験

    【必須(MUST)】 ・半導体デバイス開発/不良解析/テスト技術に関わるいずれかのご経験のある方。(目安:3年以上) ・英語での技術的な会話・技術レポート作成が可能な方。(ビジネスレベル初級程度で可) 【歓迎(WANT)】 ※下記項目のご経験やご専門のある方 ・C, C++, Python, Java等のコンピュータ言語の深い知識と経験のある方。 ・大規模データ分析の経験のある方。 ・NANDフラッシュまたはDRAMデバイスでの業務経験のある方。

    事業内容

    欧米 外資系半導体設計開発メーカー

  • エージェント求人

    S-S:データサイエンティスト

    600~1000

    • 統計解析
    • 半導体
    • プロセス自動化
    • プロセスシミュレーション
    • プロセスインテグレーション
    • プロセス設計
    • デバイスシミュレーション
    • 物性分析研究
    • プロセスフロー作成
    世界シェアNo.1のCMOSイメージセンサーのグローバル半導体メーカー神奈川県厚木市
    もっと見る

    仕事内容

    ■職種名:【神奈川・厚木】データサイエンティスト ■求人企業: 世界シェアNo.1のCMOSイメージセンサーのグローバル半導体メーカー(ソニーセミコンダクタソリューションズ) ■業務内容 •半導体開発・量産における膨大なデータの解析・環境構築 •統計解析、機械学習、可視化技術、クラウド、セキュリティ、分散処理などの技術活用 •製造エンジニアとの連携による歩留まり改善・課題解決 •DX推進による開発効率・品質向上への貢献 ※将来的に熊本TEC・長崎TECへの出向の可能性もあります。 ●想定ポジション •スキル・経験に応じて「担当者」または「リーダー」としてアサイン •20代〜40代が在籍するフラットな技術開発チーム ●キャリアパス •半導体×情報技術の融合領域で最先端スキルを習得 •工程・装置・特性など多様なデータを扱い、広範な応用力を獲得 •DX・AI活用による業務効率化と新しい開発環境の創出 •将来的には他技術領域への異動や全国拠点への転勤可能性あり

    求める能力・経験

    ■必要とされる経験とスキル 〇必須(いずれか) •半導体または固体物性の知見 •半導体デバイス・プロセス技術の実務経験 〇歓迎スキル •Python等によるデータ解析・統計技術 •Linux/Windowsサーバ管理、Webサーバ構築 •SQL/NoSQLなどのデータベース運用 •TOEIC650点程度の英語読解力(技術情報の理解に必要) ■求める人物像 •AI・データサイエンスを活用し、半導体開発を革新したい方 •Smart Factory構想に共感し、構想段階から技術を牽引できる方 •多部署・多職種との連携を楽しめる方

    事業内容

    -

  • エージェント求人

    WB:先端DRAMプロセス開発インテグ

    700~2500

    • メモリ
    • 開発
    • プロセスインテグレーション
    • DRAM
    【台湾】大手メモリーメーカー神奈川県横浜市
    もっと見る

    仕事内容

    ■求人案件:【先端DRAM】  プロセス・インテグレーション業務 ■求人企業:【台湾】大手メモリーメーカー ■仕事内容 ●業務内容 ・先端DRAMメモリーのプロセスインテグレーションを担当し、新世代の技術をリードしていただきます。 ・日本人エンジニアが多数活躍中の環境で、台湾の現地社員をリードしながら、又、協働しながら開発を推進していただきます。

    求める能力・経験

    ●求めるスキル ・デバイス物理設計、セル設計、プロセス開発の豊富な経験 ・20nm以下のDRAMプロセス開発における豊富な経験 ・DRAMの新世代プロセス・インテグレーションをリードした経験 ・英語:中級以上

    事業内容

    -

  • エージェント求人

    WB:2D FLASHプロセス開発

    700~2500

    • メモリ
    • NANDフラッシュ
    • プロセスインテグレーション
    • プロセス設計
    • プロセスフロー作成
    • NANDフラッシュプロセス設計
    • NAND型フラッシュ回路設計
    • プロセスシミュレーション
    • プロセス設計研究
    • CPUプロセス設計
    • DSPプロセス設計
    【社名非公開】台湾大手メモリーメーカー神奈川県横浜市
    もっと見る

    仕事内容

    ■職種名:2D FLASHプロセス開発/インテグレーション ■求人企業名:【社名非公開】台湾大手メモリーメーカー ■仕事内容 〇先端2D NANDプロセス開発/インテグレーション ・先端2D NANDフラッシュメモリーのプロセス開発やインテグレーション業務を担当し、台湾人エンジニアへのリーダーシップを取って頂きます。 …日本人エンジニアが既に多数活躍中の環境で、台湾の現地社員と協働し、開発を推進していただきます。

    求める能力・経験

    ■求めるスキル ・先端2D NANDフラッシュメモリのプロセス開発、インテグレーション業務の経験 ・英語:中級以上

    事業内容

    -

  • エージェント求人

    【横浜】半導体デバイス研究開発

    700~1300

    日本サムスン株式会社神奈川県横浜市
    もっと見る

    仕事内容

    最先端半導体デバイスに関する研究課題を提案し、その課題を解決するために、国内の大学や研究機関との産学連携を推進していただきます。 ・連携先の大学や研究機関の研究設備を利用して、実験・評価を行う。 ・研究課題を解決するために必要な様々な方法で情報収集を実施。 ・研究成果について、特許と論文を作成。 【研究開発の概要】 サムスンの新たな研究拠点「アドバンスド・パッケージ・ラボ(Advanced Package Lab、以下APL)」は、合計2,000坪の面積に技術研究ができる施設やオフィスなどを構え、2024年度開設を予定しています。投資規模は今後5年間で400億円(約3,500億ウォン)を上回ると予想されます。 先端パッケージ技術は、半導体業界が迎えつつある微細化の限界を突破するための方法の一つとして注目されています。異なる半導体を水平および垂直につなげるヘテロジニアス(異種)・インテグレーション(集積化)を使い、小さなパッケージによりたくさんのトランジスタを集積し、1つのパッケージにさまざまな機能を実装できるようにします。

    求める能力・経験

    下記いずれかの分野にて、4~5年以上の研究開発経験を有すること。 ・半導体プロセスデバイスの関連する全般の知見  ・プロセスインテグレーションのご経験 (ロジック、メモリに関する研究開発、DRAM、NANDに関する研究開発)

    事業内容

    -

  • 企業ダイレクト

    【横浜/回路設計】エンジニア第一の働きやすい環境/階層別教育で技術力向上

    550~800

    玉川電器株式会社神奈川県横浜市, 神奈川県内
    もっと見る

    仕事内容

    当社半導体デバイスの設計業務をお任せいたします。ご経験に応じて、下記のプロジェクトをご担当いただきます。 ■アナログ電子回路設計:アナログIP設計(ADC、AFEなど)/PHY設計 (TX、RX、PLLなど)/電気的特性検証、品質検証ほか <ツール>Cadenc/Virtuoso ■デジタル設計:システムLSIのFED設計、高速I/F(MIPI、Phy)の機能検証、Verilog-RTLの読み解き、動作の理解ほか <ツール>IES(Incisive),Verdi(Analyze/Schematic),Spyglass Checker(LINT) 【入社後】各案件に入るための準備・スキル確認のうえ業務へアサイン

    求める能力・経験

    【いずれも必須】■半導体設計ツール「EDA:Cadence社/Synopsys社/他」の使用経験がある方 ■回路図エントリー・検証・動作確認 技術文書(設計図書)の作成までの一連のご経験 【歓迎】■設計業務における全体的な取りまとめや育成の経験 【リクルートエージェントから見たこの求人のおすすめポイント】 ■大手半導体メーカーと直接取引。40年以上の製品設計で培ったノウハウを生かし、お客様への様々な提案を通して世に新しいものを生み出すことに貢献できます! ■「健康経営優良法人2023」認定◎年休125日/転勤無と、働きやすい環境です!

    事業内容

    -

  • エージェント求人

    半導体スタンダードセルIP(intellectual property)開発エンジニア

    600~1000

    • デジタル回路設計
    • 半導体
    ユナイテッド・セミコンダクター・ジャパン株式会社神奈川県横浜市
    もっと見る

    仕事内容

    (職務内容) ・ファウンダリビジネスにおける顧客提供用スタンダードセル(セミカスタムLSI)のIP(intellectual property)の開発・設計 ・デジタル回路設計で基本となるスタンダートセルの開発 (業務詳細) ・スタンダードセルの設計及び各種EDAライブラリ開発 ・スタンダードセルのレイアウト, 設計フロー, サインオフ等の開発/設計 等 (同社や事業の詳細について) ・日系大手電機メーカーの工場から2019年に台湾にある世界有数の半導体メーカーグループとなり、三重県桑名市にて半導体受託製造サービス(ファウンダリ)事業を展開する企業です。 ・同工場では日本国内最大級の300㎜ウェーハ Logic LSI工場を有し、約35,000枚/月のウェハーを製造しています。 【勤務地詳細】 ・横浜本社(JR横浜駅から徒歩5分)又は三重県桑名市の同社三重工場(自家用車通勤可能)

    求める能力・経験

    【必須(MUST)】 ※下記いずれかのご経験のある方:目安3年以上 ・トランジスタレベルの回路設計の実務経験(Cadence schematic editor/Synopsys HSpice等) ・トランジスタレベルのマニュアルレイアウトの実務経験(Cadence Virtuoso/Siemens Calibre等) 【歓迎(WANT)】 ・アナログ回路設計, デジタル回路設計のある方 ・スタンダードセルの回路設計, キャラクタライズ, EDAライブラリの生成の経験のある方。 ・Chip設計全般の知識,経験(Physical verification, DFT, Timing closure, IRDrop / EM analysis / P&R) 【求める人物像】 ・計画通りに業務遂行できる方 ・チーム及び関連部門とコミュニケーションができる方 ・新しい技術取得に前向きな方

    事業内容

    半導体製品の開発製造販売