★【東京】半導体エンジニア/デジタル・アナログ回路設計等★定着率95%★
450~600万
株式会社D-design
東京都23区内
450~600万
株式会社D-design
東京都23区内
半導体プロセス設計
半導体分野の開発(半導体LSIのデジタル・アナログ回路設計・インプリ設計・レイアウト設計業務など)をお任せいたします【案件例】◆LSI論理回路設計業務、デジタル回路の論理設計/検証≪言語≫VerilogHDL、VHDL ≪使用ツール≫VCS、NC-Verilog、Verdi など◆レイアウト設計業務/P&R、DFT設計、マスク検証≪使用ツール≫IC Compiler、SoCEncounter、Calibre など◆インプリメンテーション業務/タイミング検証,テスト設計,フロアプランなど≪使用ツール≫Primetime-SI、DFT、レイアウト◆アナログ回路設計業務、レイアウト設計業務、高周波回路の設計開発≪使用ツール≫Composer、Spector、AnalogArtist、Virtuoso-XL、Calibreなど
【必須】なんらかの半導体開発分野のご経験 【仕事の魅力】◆現在多くの企業から案件を得ていますが、全ての案件ではなく社内のエンジニアがスキルアップ、成長できる企業を選定している為大手企業がメインとなります。【当社の想い】◆生涯エンジニアとしてスキルを発揮し、開発に集中できる環境作りを大切にしています◆心身の健康にも配慮し、長く現役で働ける体制を整えております◆一人一人のエンジニア技術が自社ブランドと考え充実した教育環境、制度をご用意!
高校、専修、短大、高専、大学、大学院
正社員(期間の定め: 無)
更新:無
有 6ヶ月(試用期間中の勤務条件:変更無)
450万円~600万円 月給制 月給 300,000円~400,000円 月給¥300,000~¥400,000 基本給¥280,000~¥370,000を含む/月 ■賞与実績:年3か月分
会社規定に基づき支給 月5万円迄支給
08時間00分 休憩60分
09:00~18:00
無 コアタイム 無
有 平均残業時間:20時間
有 残業時間に応じて別途支給
年間124日 内訳:完全週休二日制、土曜 日曜 祝日、夏期3日、年末年始9日
入社半年経過時点10日 最高付与日数20日
その他(産休・育休の取得実績あり)
雇用保険 健康保険 労災保険 厚生年金
■想定年収補足:月給×12か月分、前年度実績賞与額(2か月分)にて算定しています。残業時間に応じた残業手当は含まれておりません。 ■平均残業時間補足:10~20時間(プロジェクト状況により増減あり) ■昇給年1回(5月)、賞与年2回、 ■案件のアサイン方法:入社日と同時に業務開始して頂きます。基本的には、選考後内定合意頂き入社日が確定してから業務検討を行い、業務を決定します。 ■従事すべき業務の変更の範囲 【雇入れ直後】求人票に記載の業務 【変更の範囲】会社の定める業務全般 ■就業場所の変更の範囲 【雇入れ直後】求人票に記載の勤務地 【変更の範囲】会社の定める場所
■各営業所への配属後、顧客先での業務をお任せ致します。 ※基本1人での常駐はございません。
当面無
東京都23区内
本社は敷地内禁煙(屋内喫煙可能場所あり)、常駐先は異なります。
※希望勤務地を最大限考慮致しますのでご安心ください。他に神奈川・大阪・京都・愛知・福岡もご相談可能です。
継続雇用制度(再雇用)(全従業員利用可)
有 業務都合により、会社から転居の指示があった場合、寮制度の対象となります。
有
昇給年1回(5月)、賞与年2回、職務担当手当(1~5万円)、忘年会など
定年制あり60歳 再雇用制度あり ※再雇用制度にて10名以上が60歳以降も開発業務継続中 (最高齢は69歳)
1名
1~2回
筆記試験:無
■大手企業様との取引を中心に、半導体事業とソフトウェア開発事業の2本柱で、全国に拠点を配置し、事業を展開。 ■エンジニアの成長を支える充実した教育環境や基本設計から高度な技術を要するものまでチャレンジできる環境が魅力!
【特にお伝えしたい3つの魅力ポイント】 ★離職率5%以下★技術者に寄り添った業務環境整備を意識しており、若手はもちろんベテランの方も長く働けるようフォロー、サポートしておりますので、コロナ禍以降も離職率は5%以下を維持しております。 ★希望に応じたプロジェクトアサイン★アウトソーシング業界のエンジニアは、大小問わず様々な問題を抱えております。。「子供が小さいので在宅勤務をしたい」「勤務先が変わって通勤時間が長くなったので引っ越しがしたい」「交通費の上限を上げてほしい」「プロジェクトが変わったら業務内容が変わったので常駐先を変えてほしい」等の要望は可能な限り叶えております。 ★開発者としての道を★開発業務専任の為、管理業務はありません。また、技術部には役職も無いため、社員間であっても、上下関係なく、フラットな状態での関係性を構築しております。 ■https://www.d-dsn.co.jp/ja/wp-content/uploads/2023/12/D-designのご紹介資料.pdf
〒530-0001 大阪府大阪市北区梅田1-2-2大阪駅前第二ビル11F
新宿支店
ハードウェア・ソフトウェア分野における設計・開発業務 ■ハードウェア:半導体(LSI・FPGA・ASIC)設計開発 ■ソフトウェア:組込み・制御ソフトウェア、WEBシステムの設計開発
非公開
| 決算期 | 売上高 | 経常利益 | |
|---|---|---|---|
| 前々期 | 2022年10月 | 804百万円 | 5百万円 |
| 前期 | 2023年10月 | 846百万円 | 36百万円 |
| 今期予測 | 2024年10月 | 920百万円 | 20百万円 |
| 将来予測 | - | - | - |
※単体決算
最終更新日:
700~850万
2nm世代のLSIを開発・量産に向けて開発量産化技術促進の開発環境を構築する業務で、<1>Linuxサーバーの構築、<2>各種開発CADの設定及び運用管理、<3>データ処理の自動化・プログラミング、<4>開発環境のトラブル シューティングなどを行います。 2nmおよびBeyond 2nm世代の先端LSIロジック製造におけるマスクリリース業務。LSI設計データの受領後、EDAツールを利用してOPC処理、検証、結果報告。不具合がある場合は、調査~処置まで実施
【必須】■Linuxサーバーの構築、運用、保守
エンジニアリングソリューション事業(機械設計、電気・電子設計、ソフトウェア開発、ケミカルエンジニアリング、解析・評価)
700~950万
2nm世代のLSIを設計するためのPDK開発の業務で、<1>PcellおよびSchematic Symbolの開発、<2>物理検証(DRC, LVS, ERC, PERC)ルールの開発、<3>寄生素子抽出(LPE)ルールの開発、<4>カスタムレイアウトのオー トメーション技術開発を行います。
【必須】 PDK、カスタム設計フローに関する知見、語学力 【メイテックには自己成長を促す仕組みがあります】受注案件の全てがネット上で検索可能な「ベストマッチングシステム」を独自に保有しており、ご自身のキャリアに照らし、ぴったりの案件、もう一歩頑張れば就ける案件などを探すことができます。また、希望する受注案件にスキルが不足している場合はそのスキルが赤字で表示される仕組みとなっており、足りないスキルは研修で補い、自らの市場価値を上げることが可能です。
エンジニアリングソリューション事業(機械設計、電気・電子設計、ソフトウェア開発、ケミカルエンジニアリング、解析・評価)
700~850万
2nm世代およびBeyond 2nm世代の先端LSIロジック製造におけるマスクリリース業務で、<1>LSI設計データのOPC処理/検証/結果報告、<2>OPC処理のシステム自動化設計/作成、<3>OPC処理のシステム自動化設計/作成 などを行います。
【必須】OPCツールによるOPC処理/検証経験、Linuxサーバ系ネットワーク接続によるオペレーション経験 【メイテックには自己成長を促す仕組みがあります】受注案件の全てがネット上で検索可能な「ベストマッチングシステム」を独自に保有しており、ご自身のキャリアに照らし、ぴったりの案件、もう一歩頑張れば就ける案件などを探すことができます。また、希望する受注案件にスキルが不足している場合はそのスキルが赤字で表示される仕組みとなっており、足りないスキルは研修で補い、自らの市場価値を上げることが可能です。
エンジニアリングソリューション事業(機械設計、電気・電子設計、ソフトウェア開発、ケミカルエンジニアリング、解析・評価)
670~800万
【業務内容詳細】2nmおよびBeyond 2nm世代の先端LSIロジック製造におけるマスクリリース業務。 LSI設計データの受領後、EDAツールを利用してOPC処理、検証、結果報告。不具合がある場合は、調査~処置まで実施
【必須】■PCツールによるOPC処理、検証経験 【歓迎】■Python、Perlのスクリプト作成経験 【フォロー体制】多数のエンジニアが就業中のため、就業開始後の フォロー・サポート体制も万全です。エンジニア企画の研修や同好会も あり、就業中お客様内でのキャリアアップも臨めます。
エンジニアリングソリューション事業(機械設計、電気・電子設計、ソフトウェア開発、ケミカルエンジニアリング、解析・評価)
670~800万
2nm世代のLSIを開発するためのEDA(Electronic Designe Automation)開発環境を構築する<2>各種開発ツールのライセンス及び運用管理業務で、<1>AWS EC2環境設定(Parallel Cluster設定等)、<3>開発環境のトラブル シューティング及びドキュメント作成などを行います。 2nmおよびBeyond 2nm世代の先端LSIロジック製造におけるマスクリリース業務。LSI設計データの受領後、EDAツールを利用してOPC処理、検証、結果報告。不具合がある場合は、調査~処置まで実施
【必須】 ■ネットワーク、サーバー、PC端末などの基本的なITインフラ知識
エンジニアリングソリューション事業(機械設計、電気・電子設計、ソフトウェア開発、ケミカルエンジニアリング、解析・評価)
850~1800万
新規開発中のプラズマエッチング装置のプロセス開発をご担当いただきます。 【具体的には】 ■顧客の要求性能に対するプロセス条件の最適化 ■新規ハードウェアの評価検証および改善提案 ■顧客との打ち合わせ 【業務改善活動(PIM)に関わる業務全般】 ■PIMMTGへの参加、改善案アイデア出し・推進・実施 ■毎月開催される他部署対戦で使用する資料の作成・発表
【必須】 ■下記(1)~(3)いずれかの要件に該当される方 (1)半導体プロセス、装置、材料のいずれかの開発経験をお持ちの方 (2)プラズマ技術を用いた装置の開発経験をお持ちの方 (3)学生時代に上記と関連する研究に取り組まれていた方 【歓迎】 ■半導体プラズマプロセスの開発経験をお持ちの方 【求める人物像】 ■誠実で真面目な方 ■実直に業務に取り組める方 ■コミュニケーション能力があり、チームワークを大切にできる方 ■責任感があり、自ら考え行動できる方
<OpenWork「社員による会社評価スコア」上位1%企業! ※25年8月時点> ■精密加工装置事業:加工装置の開発・製造・販売 ■精密加工ツール事業:加工ツールの開発・製造・販売 ■アプリケーション事業:加工方法の検証 半導体製造の後工程でウェーハを賽の目に切り分ける(Kiru)ダイシングソーやレーザソー、ウェーハ製造工程でウェーハの表面を削ったり(Kezuru)、半導体製造前工程の一番最後でウェーハの裏面を削ったり(Kezuru)磨いたり(Migaku)す
年収非公開
生産技術、生産管理、品質管理、プロセスエンジニア、設計、輸出管理、知財、法務、総務、ビジネスデベロップメント、FAE、広報渉外、マーケティング、経営企画、インテグレーション、FABプランニング、IT部門、DXエンジニアなどポジションは多数
ご経験や志向性に合わせてご相談させていただいております。
-
625~850万
仕事内容 【職務内容】 ウェーハ研削盤(グラインダー)の機械設計。 ※開発の上流から下流までチームで一貫して関われます。 【具体的な業務内容】 ■加工性能を向上させる機構、方法の立案と評価 ■新規開発装置の機械設計(加工、搬送、測定、配管系統など) ■各ユーザの要求に合わせた特殊仕様の機械設計 ※個人の能力適性に応じて応相談 【業務の変更の範囲】会社の定める業務(詳細は面接時にご確認ください)
必須要件 ■機械・装置設計の経験があり、挑戦意欲のある方 ■機構設計、加工機設計の経験がある方 歓迎要件 ■メカトロニクスの総合的な知識を有する方尚可
-
500~880万
半導体製造装置(洗浄装置)の電気設計業務です。装置の配線図・盤図作成から現場での配線施工指導まで担当。三菱電機PLCを中心とした制御設計で、海外規格対応の知識も活かせます。 【具体的には】半導体大手メーカー向け洗浄装置の電気設計を担当。装置配線図・盤図等の作図設計、配線資料作成、協力会社での配線施工作業指導を行います。三菱電機・オムロン・キーエンス製品を使用した制御設計が中心で、SEMIやUL・CEマーキング等の海外規格対応も経験できます。 【業務内容の変更範囲】当社の指定する業務
【必須経験】装置の電気設計経験■配線施工経験【歓迎する経験】三菱電機PLC経験■海外規格(SEMI・UL・CE)知識 【魅力】■装置電気設計から現場施工指導まで一貫して携われる実践的な業務経験■三菱電機・オムロン・キーエンス等主要メーカー製品を扱える技術力向上■TSMC・ルネサス・三菱電機など半導体業界大手との直接取引による安定性■海外規格(SEMI・UL・CEマーキング)対応で国際的な技術知識習得可能【キャリアアップ】3-5年でひとり立ち目標、長期安定雇用
■フッ素樹脂成形品の製造加工・開発・販売■半導体製造装置の設計・製造・開発・販売【主な取引先】半導体製造装置メーカー、大手半導体メーカー、MEMS関連メーカー、大手自動車部品メーカー、大手重工メーカー、大手化学メーカー、大手電機メーカー など
年収非公開
■Job Description / 職務内容: PFNの計算基盤の心臓部である、ASICの設計を行うエンジニアの次世代リーダー候補を募集します。 PFNのさまざまな研究開発や事業は、機械学習やシミュレーションを中心とした膨大な計算量によって支えられています。計算基盤の心臓部はアクセラレータであり、PFNでは独自の原理にもとづくアクセラレータであるMN-Core™およびその後継であるMN-Core2(開発中仮称)を開発・活用しています。2022年現在、MN-Coreはスーパーコンピュータの省電力性能を競うGreen500 Listにおいて世界一位であり、またより先端である半導体プロセスを利用している二位以下に対して15%以上の圧倒的な差をつけています。これは、MN-Coreが持つ設計上のアドバンテージを示しています。 今後、MN-Coreシリーズの開発を強化するために、次世代のリーダー候補として継続した研究開発を率いていくポテンシャルを持つASICフロントエンドエンジニアを募集します。アーキテクチャや半導体設計において世界的な戦いに意欲のある方の応募をお待ちしています。 - MN-Coreのアーキテクチャ研究開発 - ASIC/機能ブロック仕様策定 - RTLコーディング - 論理検証 - 合成/STA - バックエンドベンダーのサポート - 実機評価/デバッグ **本職種の魅力** - 新しい世界を作り出す仕事に携われる - Green500で3度も1位を獲得したMN-Coreの次世代の開発に携われる - 現在最も注目されている、深層学習をターゲットにしたASIC開発の知識・経験が得られる - 世界トップクラスの性能を持ったASIC開発に携われる - 高い技術力を持ったチームメンバーと共に働くことができる - SWエンジニアと近い距離で、共に議論しながら開発ができる
■ 応募資格(必須): 該当分野への強いモチベーション - 「世界最高を目指したチップ開発」にわくわくする方 - 進歩の速い分野に適応して意欲的に知識を吸収できる方 - 幅広い技術領域への興味 高いASIC開発力 - ASIC開発エンジニアとしての豊富な開発経験(5年以上) - 高いリーダーシップ力 加えて、以下のうち2つ以上の経験と能力 - CPU/アクセラレータ等のアーキテクチャ検討経験 - 高いRTL(Verilog HDL/SystemVerilog/VHDL)コーディングスキル - SystemVerilogもしくはSystemCでの論理検証環境の構築及び検証経験 ■ 応募資格(歓迎): - ASIC開発エンジニアとしての豊富な開発経験(8年以上) - コンピュータ・アーキテクチャへの深い知識 - IPに関する知識 (PCIe, DDR etc…) - 論理合成やSTA解析経験 - 深層学習の計算カーネルへの基礎的な理解 - 深層学習プログラムのコーディング経験 - アセンブラのコーディング技術 - ランダム検証環境の構築・運用経験 - 基板ボード開発経験 - コンパイラ、計算ライブラリ、ドライバ等の開発経験 - バージョン管理システムを用いた開発経験(Git, GitHub, GitLab, Subversion等)
-