【東京23区/千代田区】ASIC開発におけるバックエンド設計業務
700~950万
株式会社メイテック
東京都23区内
700~950万
株式会社メイテック
東京都23区内
レイアウト設計/配線設計
ASICにおけるバックエンド設計業務において、下記の業務をご担当いただきます。 ・バックエンド設計(RTL/Netlist~GDS)、配置配線(フロアプラン、電源設計含む)、タイミングクロージャー、レイアウト検証、外注先コントロール チーム体制としてはプロパー、協力会社と連携しながら業務を遂行していきます。業務内で任される裁量も広いため、IP検証、論理検証、論理設計等にも関わる事ができます。
【必須】■レイアウト設計経験■IPを用いた論理設計(デジタル)が3年以上、■Prime Time 【歓迎】■FPGAのIPや論理設計■英語に対しての苦手意識がない■論理合成、DFT、LSI開発設計経験 【フォロー体制】多数のエンジニアが就業中のため、就業開始後の フォロー・サポート体制も万全です。エンジニア企画の研修や同好会も あり、就業中お客様内でのキャリアアップも臨めます。
高校、専修、短大、高専、大学、大学院
正社員(期間の定め: 無)
更新:無
有 3ヶ月(試用期間中の勤務条件:変更無)
700万円~950万円 月給制 月給 261,100円~ 月給¥261,100~ 基本給¥261,100~を含む/月 ■賞与実績:年2回(6月/12月)
会社規定に基づき支給
(例1)733万円 入社18年目(月給47万+賞与+残業代(月20時間想定))
08時間00分 休憩60分
有 コアタイム 無 (コアタイム:無)
有
有 残業時間に応じて別途支給
年間124日 内訳:完全週休二日制、土曜 日曜 祝日
入社半年経過時点12日 最高付与日数20日 平均有給取得数14.20日/年(2024年度実績)
雇用保険 健康保険 労災保険 厚生年金
※業務の変更の範囲:当社の定める業務。詳細は就業条件明示書に記載。 ※配属の変更の範囲:当社における各部署及び各拠点等、当社の定める場所。詳細は就業条件明示書に記載。 【当社の魅力】 《上流特化》開発などプロのエンジニアしか携われない上流工程に強みあり!業界内平均技術単価3,700円に対し 、当社は技術力の高さから5,881円と圧倒的1位を誇ります! 《役職定年なし》技術力に応じた給与制度となっている為、ご経験とスキルを積むほど昇給していきます!400 名以上のエンジニアが定年到達後も活躍しています! 《圧倒的働きやすさ》離職率6.0%、平均有給消化14.20日、年休124日、平均残業20h
配属地に関してはご希望を最大限考慮いたしますが、 全国の案件配属の可能性がございます。
当面無
東京都23区内
本社は敷地内禁煙(屋内喫煙可能場所あり)だが、顧客先により異なる
他 栃木/茨城/群馬/千葉/23区外等に多数案件有。配属地に関してはご希望を最大限考慮いたしますが、全国の案件配属の可能性有
在宅勤務(一部従業員利用可) リモートワーク可(一部従業員利用可) 時短制度(全従業員利用可) 自転車通勤可(一部従業員利用可) 服装自由(一部従業員利用可) 出産・育児支援制度(全従業員利用可) 資格取得支援制度(全従業員利用可) 研修支援制度(全従業員利用可) 社員食堂・食事補助(一部従業員利用可) 従業員専用駐車場あり(一部従業員利用可)
有 ・借り上げ社宅有 ・引越し費用支給有
有
通勤手当、地域手当、超過勤務手当、子供手当、単身赴任手当、帰省手当 他
【休日・休暇】完全週休2日制(土曜・日曜・祝日休み)、GW、夏季休暇、年末年始、年次有給休暇、特別休 暇、積立休暇、リフレッシュ休暇、育児休業、介護休業 他 【教育・自己啓発関連】資格取得奨励金、通信研修補助金 他 【メイテック健康保険組合】各種付加給付(医療費自己負担2万円迄 等)、人間ドック受診補助 他 【財産形成関連】社員持株制度(奨励金5%付加)、財形貯蓄奨励金制度(奨励金1~5%付加) 他 【その他】業務災害付加給付、慶弔見舞金、遺族補償制度(育英年金等) 福利厚生サービス「ベネフィット・ワン ベネフィット・ステーション」 団体扱い保険制度、住宅利子補給制度、財形住宅融資制度、慶弔見舞金制度 【手当】 家族手当:子1人につき手当13,300円 地域手当(独身)13,300~28,500円 (配偶者有)20,000円~42,900円 単身赴任手当:有配偶者は80,000円/月、同同居の扶養家族を有する独身者には40,000円/月
1名
2回
筆記試験:無 ※応募者個人情報の第三者提供有り <提供目的> メイテックグループでは、グループ合同採用を行っており、個人情報は応募時に両社に展開され、双方の可能性を考慮しながら選考が進みます。予めご了承の程を宜しくお願いします。 <提供先> (株)メイテックフィルダーズ
■1974年『好きな人と好きなところで好きなものを作りたい』という思想のもと設立■圧倒的技術力でハイエンド領域獲得■上場/業界リーディングカンパニー■約7,000名が大手優良メーカーで設計開発に携わるプロエンジニア集団
★設計開発のコア業務に携わることが可能。<案件事例>自動車、自動車関連部品、二輪車、航空機、宇宙関連(ロケット)、産業機械・工作機械 ・ロボット・カメラ・家電、半導体、医療機、AI、ロボット【安定した経営基盤のもと、安心して生涯働き続けられます】■約98%の稼働率(2023年度平均)コロナ渦でも9割以上のエンジニアがお客様との契約を継続しております。また、プロジェクトに参加していない期間も基本給の削減は一切ありません。■60歳以降の雇用延長制度あり。希望があれば定年以降もエンジニアとして活躍し続けられます。評価制度は変わらないため給与は下がらず、生涯年収を上げていくことが可能です。■リーマンショック時もリストラなし■トップエンジニア集団である当社の平均技術単価は業界平均の1.4倍。豊富なハイエンド案件と高待遇が可能な評価制度を用意しており、生涯プロエンジニアとして活躍できる環境があります。
〒110-0005 東京都台東区上野1丁目1-10オリックス上野1丁目ビル
東京/名古屋/大阪/福岡など、全国42拠点
エンジニアリングソリューション事業(機械設計、電気・電子設計、ソフトウェア開発、ケミカルエンジニアリング、解析・評価)
(株)メイテックフィルダーズ、(株)メイテックキャスト、(株)メイテックEX、(株)メイテックネクスト、(株)メイテックグループホールディングス他
非公開
株式会社メイテックグループ ホールディングス 100.0%
| 決算期 | 売上高 | 経常利益 | |
|---|---|---|---|
| 前々期 | 2024年03月 | 88,653百万円 | 15,066百万円 |
| 前期 | 2025年03月 | 92,486百万円 | 14,614百万円 |
| 今期予測 | - | - | - |
| 将来予測 | - | - | - |
※単体決算
最終更新日:
500~700万
主に半導体メーカー様からの依頼を受け仕様書、回路図を基に、微細プロセスから高耐圧プロセスなどの幅広いアナログレイアウト設計をご担当頂きます。 【詳細】半導体メーカー様等からの依頼を受け、仕様書に基づき設計を行います。 ■アナログレイアウトチームリーダーとしてのマネジメント全般 ■CIS/車載製品に搭載のアナログレイアウト設計 ■高品質・高精度・高集積度なアナログレイアウトの提案 ■客先との仕様及びレビューを含めた打ち合わせと報告書の作成
【必須】■アナログレイアウト設計経験(5年以上) 【歓迎】■プロジェクトマネージャー経験 ■専門文書を読解できる英語力 【当社に関して】 ■年間休日:123日(昨年度実績) ■在宅勤務推奨/フレックスタイム制度 ■「ハタラクエール2026」、「くるみん」取得 ■有休消化率:91.5% ■平均年齢:44.4歳 ■平均勤続年数:18.2年
■半導体/電子デバイス/金属材料/産業機器/情報通信機器/プリント配線板の販売 ■ソフトウェア/システムソリューション/エンベデッドシステム/ICデザインの開発 ■情報通信機器の製造
700~2000万
■職種名:アナログ・ミックスドシグナル回路設計エンジニア ■求人企業名:【社名非公開】 米国系MEMSタイミングデバイス・メーカー(世界No.1) ■仕事内容: 業界をリードするタイミング製品のアナログおよびミックスドシグナルASIC設計に携わる、才能と熱意のあるプリンシパルエンジニアを募集しています。 MEMSとアナログ半導体の会社である弊社は、ユニークなMEMSベースのシリコンタイミングソリューションで60億ドルのタイミング市場に革命を起こしています。MEMSタイミングの90%のシェアを持ち、15億個以上のデバイスを出荷している弊社は、エレクトロニクス業界の水晶発振器を100%シリコンベースのタイミングへの移行を推進しています。 本社は、カリフォルニア州サンタクララ、日本にもの東京デザインセンターを設立して拡大を続けています。 ■職務内容 ・CMOSまたはBiCMOSプロセスによるアナログおよびミックスドシグナルのアーキテクチャと回路の開発・技術、アーキテクチャ、回路設計、パラメトリック設計のトレードオフを分析し、積極的な技術的性能仕様を満たす。 ・業界をリードするEDAツールを用いたトランジスタレベルの設計とシミュレーションの実行 ・包括的なデザインレビューのリード ・アナログ回路の物理設計レイアウトの監督およびレイアウトの編集 ・デジタル設計エンジニア、CAD、システム・エンジニアリング、テスト・エンジニアリング、アプリケーション・チームとのコラボレーションにより、DFT、DFM機能を確保し、シリコンの早期立ち上げと製品リリースまでの時間短縮を実現 ・設計を検証するためのポストレイアウト寄生抽出およびバックアノテーションされたシミュレーションの実行 ・シリコン試作品の立ち上げに参加 ・根本原因分析のための実験計画を開始し、PVT条件でのシリコンの異常現象を調査し、解決策を提案する。
■必要条件 〇理学士(5年以上の経験)、理学修士(1年以上の経験)、電気工学博士(1年以上の経験 〇以下の項目に対する深い理解と実務経験 ・回路アーキテクチャの開発と技術的なフィージビリティスタディ ・ブロックレベルの詳細仕様書およびレビュードキュメントの作成 ・以下のうち1つ以上の詳細設計およびシミュレーション。発振器、ADC、DAC 、温度センサ、整数およびフラクショナル-N PLL、デジタルPLL、低ノイズオペアンプ、レギュレータ、CMOSまたはBiCMOSプロセスにおけるバンドギャップ回路、サブスレッショルド回路およびアーキテクチャ。 ・Cadence社のVirtuoso、Spectre、ADE、Mixed-mode AMSツール、Layout XLなどのEDAツールに精通していること。 ・回路およびレイアウト設計のためのレイアウト効果に関する豊富な知識 レイアウト設計者を監督する能力 ・ポストレイアウト抽出と検証の経験 ・バリデーション、キャラクタリゼーション、クオリフィケーション、およびプロダクションリリース基準の遵守に関する経験 ・地理的に分散しているミックスドシグナル、デジタル、検証エンジニアのチームとコミュニケーションをとり、効果的に仕事をする能力 ・独立して仕事をし、困難な問題の解決を推進する能力 ★ビジネスレベルの英語力
-
700~1500万
■職種名: ★レイアウト設計エンジニア★ ■求人企業名:【社名非公開】 米国系MEMSタイミングデバイス・メーカー(世界No.1) ■仕事内容: シニア・レイアウト設計エンジニアとして、MEMSタイミングICのレイアウト設計を担当して頂きます。 MEMSタイミング・デバイス・メーカーの当社は、60億ドルの水晶発振器中心のタイミング市場に革命を起こしています。MEMSタイミングの90%のシェアを持ち、15億個以上のデバイスを出荷している弊社は、エレクトロニクス業界の水晶発振器を100%シリコンベースのタイミングデバイスへの移行を推進しています。 本社は、カリフォルニア州サンタクララ、日本にもの東京デザインセンターを設立して拡大を続けています。 ■具体的な職務内容 チップの「物理的な設計」の責任者として、以下の業務を担当します。 • レイアウト設計と統合: CMOSおよびBiCMOS回路のカスタムレイアウト作成(ブロックレベルからチップトップレベルまで) 。 チップ全体のフロアプランニング(配置計画)、電源網の計画、シールド、デバイスマッチングの実施 。 最終的なチップの統合と、製造に回すための「テープアウト」作業の実行 。 • 検証: DRC(デザインルールチェック)、LVS(回路図との一致確認)、ERC(電気的ルールチェック)をパスさせること 。 • グローバル連携とリード: 国内外の拠点やオフショア(海外)のレイアウト設計者の作業レビューおよび調整 。 ジュニアエンジニアやオフショア契約者の教育・メンタリング 。 • プロセス改善: サイト全体の標準的なレイアウト手法や、高品質を実現するための手順の構築への貢献 。
■必要とされる経験 現場の第一線で10年以上の経験を持つ、即戦力のエンジニアが求められています。 • 実務経験: アナログおよびフルカスタム・デジタルブロックのレイアウト設計において10年以上の経験 。 • 製造プロセス知識: TSMCの 180nm、65nm、22nm プロセス技術に関する経験 。 • リーダーシップ: 海外チームとのリモート連携や、若手の育成を行った実績 。 • 学歴: レイアウト設計または関連分野の準学士号(AA/AS)、またはそれと同等の経験 。 ■必要とされる知識とスキル 「精密タイミング」を扱う製品の特性上、ノイズや寄生成分を制御する高度な知識が求められます。 • 物理的特性への深い理解: 寄生容量/抵抗、マッチング、クロストーク、ラッチアップ、IRドロップ、エレクトロマイグレーション(EM)などの概念的理解 。 これらを解決しつつ、限られた面積内に効率的に配置する能力 。 • 使用ツール: Cadence Virtuoso デザイン環境(レイアウト編集)の習熟 。 Cadence PVS または Mentor Calibre を用いたデバッグスキルの実力 。 • 自動化スキル: 業務効率化のための設計スクリプト(SKILL等)や自動化ツールの使用能力(あれば尚可) 。
-
650~850万
【業務の全体概要】 本ポジションは、半導体チップ(SoC)に組み込まれる高速インターフェース回路(MIPI、HDMI、USB等)の設計を担うポジションです。 同社はIPベンダーとして、国内外の半導体メーカーに対し、通信機能の設計資産(IP)を提供しており、大手メーカーとも直接取引を行っています。 本ポジションでは、単なる回路設計に留まらず、仕様理解・アーキテクチャ設計・回路設計・評価まで一気通貫で携わり、チップの「データの入口と出口」となる中核機能の開発を担っていただきます。 【主な仕事内容】 ・高速インターフェース(MIPI/HDMI/USB等)のアナログ回路設計 ・新規回路アーキテクチャの検討、開発 ・ディジタルアシストを活用したアナログ回路設計(mixed-signal設計) ・回路シミュレーションおよび特性検証(pre/post layout) ・レイアウト設計(内製/協力会社先への指示 ※レビュー含む) ・半導体プロセスに応じたチューニングおよび最適化 ・評価および評価仕様の策定、データシート作成 ・顧客仕様に基づくカスタマイズ設計対応 ・英文仕様書の読解および顧客対応(メール中心) ※プロジェクトは3~6名程度のチームで推進し、担当する回路ブロックについては仕様理解から設計・評価まで一貫して関与いただきます 【得られる経験・キャリア】 ・SoCの中核となる「高速通信領域」の設計経験 ・MIPI/HDMI等、グローバル標準規格に関わる技術力 ・アナログ×デジタル融合(mixed-signal)の最先端設計スキル ・仕様検討~設計~評価まで一気通貫で携わる経験 ・海外顧客とのプロジェクトを通じたグローバルな開発経験 ・少数精鋭環境での高い裁量と技術的意思決定経験 【企業について】 ・2005年設立、半導体設計用フィジカルIPの開発/販売を手がけるIPベンダー ・国内では希少な高速インターフェースIP専業企業◎HDMIなどの高速通信に欠かせない技術を独自の半導体IPとして開発。デジタルコンシューマー、IoT、AI、車載SoCなど、高度なデータ転送を必要とする分野を支えています ・仕様策定からIP提供まで対応◎設計、試作、評価を自社完結できる技術基盤が強み ・深い技術と豊富な経験を活かし、最先端プロセスから旧来プロセスまで幅広く担い、顧客ニーズに柔軟に対応しています ・鮮明で滑らかな画質が求められる映像データの高速&高品質な伝送技術の開発に注力。情報通信の高度化に貢献しています ・売上成長中!大手半導体メーカーと直接取引があり、顧客の半数以上が海外(台湾、中国等)の企業です ※フルリモート可/裁量労働制で自由度の高い働き方が可能です
【必須条件】 ・アナログ回路設計経験(目安5年以上) ・英文仕様書の読解、英語メール対応が可能な方 ・高専卒以上 【歓迎】 ・英語での技術会話能力 ・デジタル回路に関する知識または経験 ・大学院卒
半導体高速インターフェース回路設計、試作評価後IP(Intelectual Property)としてライセンス販売 ・半導体設計用フィジカルIPの開発/販売を手がけるIPベンダー ・国内では希少な高速インターフェースIP専業企業◎HDMIなどの高速通信に欠かせない技術を独自の半導体IPとして開発。デジタルコンシューマー、IoT、AI、車載SoCなど、高度なデータ転送を必要とする分野を支えています ・仕様策定からIP提供まで対応◎設計、試作、評価を自社完結できる技術基盤が強み
600~900万
Responsible for planning and execution of all aspects of Physical Design Implementation including Synthesis, Floor planning, Place and Route, Clock Tree Synthesis, IP integration, Extraction, Physical Verification using EDA tool chain (FusionCompiler) w/ the low power design. • Responsible for planning and execution of Timing Related Checks which include Timing Fixture, Hold & Setup Requirement, DRV checks, Power Intent spec and checks and all Signoff Checks • Support the schedule and plan arrangements to meet project milestones deadlines, aligning w/ the other cluster designer, reporting regularly to project manager the status of the entire layout development. • The candidate should have reasonable ability to automate design work by means of script programming, e.g. Tcl/tk and Python.
• 3+ years of hands-on experience in Floorplanning, Place and Route, Clock tree synthesis, Physical Verification error fixing and logic synthesis • Understanding of timing constraints, Static Timing Analysis and timing sign-off conditions • Understanding of IREM flow and Multiple power domain design flow. • Team Worker • Language: Business level Japanese, Business level English • Deep understanding of scripting languages (shell, perl, tcl and Physon) and Make flow • Drive ambitious schedules and enables dependent teams to accomplish.
-
500~900万
・人工衛星搭載用電子機器および電子制御装置(MPU)の設計・開発 ・電子機器・電子制御装置のインタフェースおよび仕様設計・解析 ・電子機器・電子制御装置における質量・電力・データ等のリソース管理 ・衛星搭載ハーネス設計(接続設計、ルーティング設計、部品選定) ・ハーネス設計観点でのサブシステム間技術調整 ・サブシステムおよびシステム設計者との技術調整 ・電子機器・電子制御装置およびハーネスの仕様書作成 ・電気試験およびサブシステム試験の計画・準備・実施 ・振動試験、熱真空試験、熱サイクル試験、電気試験等の環境試験実施 ・他サブシステムとのインタフェース試験実施 ・試験結果の評価および検証 ・電子機器・電子制御装置およびハーネスのサプライヤーとの技術調整 ・サブシステム間ICD(インターフェース制御文書)の管理 ・試験ケーブルおよび試験ハーネスの設計
<応募条件> ・電気エンジニアとしての5年以上の実務経験 ・電気システム設計に関する基礎知識(衛星・自動車・医療機器等) ・ハーネス設計および製造に関する知識 ・ケーブル、ハーネス、コネクタに関する知識 ・機械設計に関する基礎知識 ・デジタル回路、アナログ回路、または混在回路の設計・解析経験のいずれか ・組込ソフトウェアに関する基礎知識 ・問題の早期発見および原因分析・解決実行能力 ・TOEIC600点以上の英語力 ・ネイティブレベルの日本語能力 <望ましいスキル> ・プロセッサ搭載電子制御装置の開発経験 ・FMEA、FTAに関する知識 ・SPICE、Scilab等のツール使用経験 ・MIL規格、ESA規格に関する知識(特にケーブル規格・ディレーティング基準) ・EMC(電磁適合性)に関する基礎知識
軌道上サービス End of Life (EOL):衛星運用終了時のデブリ化防止のための除去 Active Debris Removal (ADR):既存デブリの除去 Life Extension (LEX):衛星の寿命延長 In-situ Space Situational Awareness (ISSA):故障機や物体の観測・点検
500~900万
・衛星ハーネス設計(接続設計、ルーティング設計、メカニカルサポートブラケット設計)の実施 ・電気システムエンジニアとしてのサブシステムとの調整 ・電気ケーブル/ハーネスの技術仕様および調達仕様の作成 ・ケーブル仕様に関するサプライヤーとの技術調整 ・ケーブルベンダーおよびハーネスメーカーの調達・出荷状況の技術管理 ・ハーネス設計観点でのICD(インターフェース制御文書)の管理 ・電気試験用テストハーネスの設計 ・ケーブル/ハーネスの試験・検査結果のレビュー ・ハーネス組立図および組立手順書の作成 ・システムチームとの連携によるハーネス組立作業の管理および技術指示
<必須スキル> • 電気工学又は関連分野の学士号又は修士号 • 航空宇宙のハーネス設計の5年以上の経験 • 英語でのコミュニケーションに抵抗のないこと • 機械工学及び機械利用に関する基礎知識 <望ましいスキル> • 衛星の開発経験 • グローバルチームとの取り組み経験 • ビジネスレベルの英語能力 • 下記のツール使用経験があること ・Solidworks (CATIA) ・EPLAN ・CR8000
軌道上サービス End of Life (EOL):衛星運用終了時のデブリ化防止のための除去 Active Debris Removal (ADR):既存デブリの除去 Life Extension (LEX):衛星の寿命延長 In-situ Space Situational Awareness (ISSA):故障機や物体の観測・点検
420~800万
自動車・モビリティ領域をはじめとする製品・システムの高度化・複雑化に伴い、上流工程からのMBSE(Model Based Systems Engineering)導入ニーズが急速に高まっています。 日本のモノづくり企業様に向けてMBSEの定着支援をしていただきます。 【業務内容】 ・顧客(完成車メーカー、Tier1、製造業各社)へのMBSE導入コンサルティング ・開発プロセス改革、開発標準・ガイドライン策定支援 ・MBSE手法を用いたシステム要件定義・アーキテクチャ設計 ・SysML等によるシステムモデリング、トレーサビリティ構築
【必須】・自動車業界での開発業務経験 ・工学系(機械・電気・電子・情報・制御等)の基礎知識 ・ロジカルシンキング 【歓迎】 ・MBD開発経験者 ・OCSMP認定資格保有者(SysMLモデルユーザー) ・CATIA Magic経験者
自動車の各分野における「技術力」を通じたエンジニアリングサービス ■エンジニアリングサービス事業部 ■研究開発・実証実験事業 【主要顧客】国内主要自動車メーカー10社、自動車部品メーカー20社、等
700~950万
2nm世代の2.5D実装技術で重要となるシリコンインターポーザの設計業務で、<1>シリコンインターポーザの設計検討(概要仕様)、<2>CAD設計ルール(デクノロジー、ライブラリー)の検討・設定、<3>ライブラリー作成、 <4>レイアウト設計(配置・配線)、物理検証(DRC, LVS/LVS)などを行います。
【必須】 ■Cadence Virtuosoによる設計経験■TEG設計■英語の技術ドキュメント理解(翻訳ソフト併用可) 【メイテックには自己成長を促す仕組みがあります】受注案件の全てがネット上で検索可能な「ベストマッチングシステム」を独自に保有しており、ご自身のキャリアに照らし、ぴったりの案件、もう一歩頑張れば就ける案件などを探すことができます。また、希望する受注案件にスキルが不足している場合はそのスキルが赤字で表示される仕組みとなっており、足りないスキルは研修で補い、自らの市場価値を上げることが可能です。
エンジニアリングソリューション事業(機械設計、電気・電子設計、ソフトウェア開発、ケミカルエンジニアリング、解析・評価)
700~850万
ASICにおけるバックエンド設計業務において、下記の業務をご担当いただきます。 ・バックエンド設計(RTL/Netlist~GDS)、配置配線(フロアプラン、電源設計含む)、タイミングクロージャー、レイアウト検証、外注先コントロール チーム体制としてはプロパー、協力会社と連携しながら業務を遂行していきます。業務内で任される裁量も広いため、IP検証、論理検証、論理設計等にも関わる事ができます。
【必須】■レイアウト設計経験■IPを用いた論理設計(デジタル)が3年以上、■Prime Time 【歓迎】■FPGAのIPや論理設計■英語に対しての苦手意識がない■論理合成 【フォロー体制】多数のエンジニアが就業中のため、就業開始後の フォロー・サポート体制も万全です。エンジニア企画の研修や同好会も あり、就業中お客様内でのキャリアアップも臨めます。
エンジニアリングソリューション事業(機械設計、電気・電子設計、ソフトウェア開発、ケミカルエンジニアリング、解析・評価)